物料型号:
- DS91D180/DS91C180 100 MHz M-LVDS线驱动器/接收器对。
器件简介:
- DS91D180和DS91C180是100 MHz MLVDS(多点低压差分信号)线驱动器/接收器对,设计用于多点网络应用(例如ATCA和uTCA基础系统中的时钟分配)。M-LVDS是针对多点网络优化的总线接口标准(TIA/EIA-899),具有控制边缘速率、紧密的输入接收器阈值和增加的驱动强度等特点。
引脚分配:
- 引脚1、8:NC(无连接)。
- 引脚2:R(接收器输出引脚)。
- 引脚3:RE(接收器使能引脚,高电平时接收器禁用,低电平或开路时启用)。
- 引脚4:DE(驱动器使能引脚,低电平时驱动器禁用,高电平时启用)。
- 引脚5:D(驱动器输入引脚)。
- 引脚6、7:GND(地引脚)。
- 引脚9:Y(非反相驱动器输出引脚)。
- 引脚10:Z(反相驱动器输出引脚)。
- 引脚11:B(反相接收器输入引脚)。
- 引脚12:A(非反相接收器输入引脚)。
- 引脚13、14:Vcc(电源引脚,+3.3V±0.3V)。
参数特性:
- 工作频率:DC至100+ MHz。
- 低压、低EMI操作。
- 符合TIA/EIA-899 M-LVDS标准。
- 宽输入共模电压,提高抗噪性。
- DS91D180具有类型1接收器输入,无偏移;DS91C180具有类型2接收器输入,支持故障安全功能。
功能详解:
- DS91D180/DS91C180驱动器输入接受LVTTL/LVCMOS信号,并将其转换为差分M-LVDS信号电平。接收器接受低电压差分信号(LVDS、B-LVDS、M-LVDS、LVPECL和CML)并将其转换为3V LVCMOS信号。
应用信息:
- 典型应用是在ATCA时钟分配网络中作为时钟信号的多点网络分布。
封装信息:
- SOIC-14封装(JEDEC MS012)。